垂直沟道纳米器件因其对栅长限制小、布线灵活及便于3D一体集成等优势,在1纳米逻辑器件/10纳米 DRAM存储器及以下技术代的集成电路先进制造技术方面具有巨大应用潜力。

要实现垂直沟道纳米晶体管的大规模制造,须对其沟道尺寸和栅极长度进行精准控制。对于高性能垂直单晶沟道纳米晶体管,现阶段控制沟道尺寸的最好方法是采用先进光刻和刻蚀技术,但该技术控制精度有限,导致器件性能波动过大,不能满足集成电路大规模先进制造的要求。

中国科学院微电子研究所研究员朱慧珑团队在实现对栅极长度和位置精准控制的基础上,提出并研发出了一种C型单晶纳米片沟道的新型垂直器件(VCNFET)以及与CMOS技术相兼容的“双面处理新工艺”,其突出优势是沟道厚度及栅长/位置均由外延层薄膜厚度定义并可实现纳米级控制,为大规模制造高性能器件奠定了基础,研制出的硅基器件亚阈值摆幅(SS)以及漏致势垒降低(DIBL)分别为61mV/dec和8mV/V,电流开关比达6.28x109,电学性能优异。

相关研究成果于近日以Vertical C-Shaped-Channel Nanosheet FETs Featured with Precise Control of both Channel-Thickness and Gate-Length为题发表在IEEE Electron Device Letters上。

图1 (a) 垂直纳米片器件的TEM截面图 (b) 器件沟道中心位置的纳米束衍射花样 (c) 外延硅沟道的TEM俯视图 (d)-(f) 器件截面的EDS能谱图

图2 垂直纳米片器件的转移输出特性曲线

来源:中国科学院微电子研究所

温馨提示:近期,微信公众号信息流改版。每个用户可以设置 常读订阅号,这些订阅号将以大卡片的形式展示。因此,如果不想错过“中科院之声”的文章,你一定要进行以下操作:进入“中科院之声”公众号 → 点击右上角的 ··· 菜单 → 选择「设为星标」