周三,PCI-SIG组织发布了PCIe 8.0规范的0.5版本草案。这是该标准开发过程中的一个重要节点——意味着硬件厂商可以开始早期原型设计和架构工作了。
草案的核心参数已经锁定:传输速率达到256 GT/s,x16配置下可实现最高1 TB/s的双向带宽。这个数字是PCIe 5.0的8倍,是当下主流PCIe 4.0的16倍。
打开网易新闻 查看精彩图片
0.5版本是首个完整的规范草案,涵盖了电气、逻辑、合规性和软件等所有主要架构层面。技术细节包括:PAM4信号调制、前向纠错(FEC)、Flit Mode编码,以及带宽优化协议。向后兼容也被保留。不过,由于这还不是最终草案,部分电气参数和协议优化仍有调整空间。
一个值得关注的信号是:PCI-SIG正在评估新的连接器技术。官方表述很委婉——"当前铜物理层正接近其极限"。损耗预算、串扰、反射,这些高频信号的老问题在256 GT/s的速率下变得更加棘手。铜线还能撑多久,成了悬在行业头上的问号。
对于AMD、Intel、Nvidia这样的芯片巨头,以及IP和PHY供应商来说,0.5版本的发布意味着可以启动开发,但必须为可能的变更准备备选方案。规范足够成熟,但尚未冻结。
PCIe 8.0的正式规范预计将在2027年发布。从草案到成品,还有两年多的打磨时间。
热门跟贴