PCI-SIG宣布PCIe 8.0规范草案0.5现已面向会员发布,标志着首个正式草案提前完成。完整的PCIe 8.0规范仍计划于2028年发布,在x16配置下可提供高达256GT/s的原始传输速率和高达1.0TB/s的双向带宽。
这是继PCI-SIG此前发布的PCIe 8.0之后的下一步举措。草案0.5整合了成员对2025年9月发布的草案0.3规范的反馈意见,PCI-SIG表示该标准仍将按计划于2028年发布完整规范。
PCI-SIG 的主要幻灯片显示了基本目标:PCIe 8.0 将 PCIe 7.0 的速度从 128 GT/s 提高到 256 GT/s,同时保持 PAM4 信号和 FLIT 编码。
分代路线图非常重要,因为 PCIe 7.0 于 2025 年 6 月才刚刚向成员发布。PCIe 8.0 并非近期平台功能,但 2028 年的目标可以告诉芯片、连接器、重定时器供应商和平台团队,互连标准的未来版本将朝着哪个方向发展。
理解此次更新的一个有效方法是从通道带宽的角度出发。PCI-SIG 的带宽表显示,PCIe 8.0 将 x16 链路的传输速度提升至 1TB/s,即使是 x4 链路也能达到 256GB/s。这对于未来的加速器、网卡、固态硬盘以及与 CXL 相关的平台设计来说,意味着巨大的 I/O 带宽。如果您需要经常计算或参考 PCIe 速度,那么这张图表绝对是您必备的参考资料之一。
合规时间通常晚于最终规范发布。PCI-SIG 表示,集成商名单通常在完整规范发布三年后最终确定,初步测试通常在 1.0 版本发布两年后开始。早期产品可能在正式合规之前上市,但合规计划有助于更广泛的生态系统互操作性。
人工智能平台显然是压力点之一。PCIe 仍然是 CPU、GPU、加速器、内存扩展、存储和网络设备之间主要的 I/O 接口。随着加速器平台的发展,PCI-SIG 指出,更高的速度、无序 I/O 和 MultiLink 技术是提升带宽和降低延迟的关键。
随着信号传输速度的提升,电气传输距离变得越来越短,因此光通道 PCIe 技术的重要性日益凸显。PCI-SIG 于 2025 年 6 月发布了适用于 PCIe 6.0 和7.0 兼容设计的光学感知重定时器 ECN ,并计划在 PCIe 8.0 中推出光学更新。正因如此,我们才看到了诸如Microchip 的 PCIe Gen5 x16 over QSFP56-DD 、 Kioxia 的 AIO Core 以及 Kyocera 的 PCIe Gen5 over Optics SSD 等演示。
铜缆是该平台的重要组成部分。CopprLink 的内部和外部规范目前支持 PCIe 5.0 和 PCIe 6.0,并计划支持 PCIe 7.0 和 PCIe 8.0。这一点至关重要,因为未来的系统需要比仅靠主板上的短走线所能提供的更大的拓扑灵活性。
围绕下一代 PCIe 仍然有很多活动。
PCIe 8.0 草案 0.5 代表着 I/O 互连领域的稳步发展,因为人工智能和数据中心工作负载对带宽的需求日益增长。2028 年的正式发布目标为芯片供应商提供了充足的时间,以便在规范最终确定后开发符合要求的产品。光纤和铜缆的并行开发将有助于系统设计人员管理信号完整性并克服传输距离方面的挑战。每个通道的带宽都非常惊人,这让我们对未来几代服务器充满期待。
为什么速度再次翻倍很重要
从上面介绍可以看到,I/O 带宽每 3 年翻一番,这其实非常重要。
现代计算处理的数据量远远超过了以往几代 I/O 的设计承载能力。人工智能训练集群、加速分析、智能网卡和存储设备都在不断挑战现有主机到加速器以及加速器到加速器之间链路的承载极限。单个 x16 接口的处理速度突破每秒 TB 级,有助于重新平衡服务器内部的纵向扩展流水线(CPU↔GPU、GPU↔GPU、设备↔设备)以及与高速网络的横向扩展链路。在 800G/1.6T 及未来以太网时代,主机接口必须避免成为瓶颈。
这些转变并非抽象概念。它们会影响拓扑结构、机架布局、网络结构、内存池策略以及整个系统的经济性。
带宽翻倍使 PCIe 凭借其互操作性、可靠性和高质量的 PHY,能够实现更低的延迟连接,从而继续保持其在机箱内和机架内链路领域的领先标准地位。与任何其他替代技术相比,这充分利用了现有基础设施,并能最大限度地降低未来部署的风险,简化实施过程。
未来工程挑战
多个技术方面将决定设计能否在实际功耗和成本范围内达到 PCIe 8.0 的性能目标:
- 通道长度和材料。更高的奈奎斯特频率会收紧插入损耗预算,并使铜箔长度更具挑战性。PCB材料、连接器、过孔结构和更短的内部走线都成为关键变量。随着速度的提高,重定时器预计将得到更广泛的应用。
- 接收机复杂度。高速通信领域仍在评估MLSD类均衡方法,以在高损耗信道上恢复数据。这些技术需要接收机内部更强大的计算能力,但随着256 GT/s信道下眼图张开度的缩小,这些能力可能必不可少。
- 光路。随着铜缆接近物理极限,光路成为满足传输距离和拓扑结构需求的切实可行的选择。PCI-SIG 指出,正在审查 8.0 版本连接器和互连的更新,同时保持向后兼容性。
- 延迟和可靠性。工作组正在验证延迟和前向纠错 (FEC) 目标,以确保实际吞吐量能够随信令速率而扩展,而不仅仅是达到理论最大值。
为什么互操作性仍然是 PCIe 的优势
PCIe的互操作性和合规性计划是其在众多市场取得成功的主要原因之一。在合规性研讨会上,设备必须通过所有强制性测试,包括电气和协议合规性测试,以及至少80%的互操作性测试——这种方法鼓励企业尽早参与,同时确保生态系统的质量。随着企业开始评估PCIe 8.0在不同电路板、通道和系统类型上的表现,这些重要性只会与日俱增。
热门跟贴